Con chiplet se busca que los datos se muevan más rápido y más libremente a la vez que los equipos informáticos se hacen más pequeños, baratos e integrados. El concepto busca que dentro de la propia CPU se pueda fijar la memoria y otros sistemas claves en una porción relativamente grande del silicio, el cual es bautizado como intercalador activo, que está lleno de interconexiones y circuitos de enrutamiento.
“En cierto sentido, si esto tuviera éxito, es algo similar a la historia de integración (la Ley de Moore y todo lo demás) que hemos estado hablando durante décadas”, dijo Gabriel Loh, Ingeniero de Diseño en AMD.
“Permite a la industria tomar una variedad de componentes del sistema e integrarlos de manera más compacta y más eficiente en conjunto”.
El problema está en que, aunque cada chiplet pueda funcionar de forma independiente a la perfección, cuando todos están conectados en la red del intercalador, puede surgir el siempre tan temido cuello de botella, ya que la red al intentar enrutar los datos del tráfico producido podría derivar en un atasco con pérdida de rendimiento.
“Un punto muerto puede ocurrir básicamente donde tienes un ciclo de mensajes diferentes, todos tratando de competir por el mismo tipo de recurso, lo que hace que todos esperen a los demás”, explica Loh.
“Cada uno de esos [chiplets] individuales podría diseñarse para que nunca tengan puntos muertos”, dice Loh. “Pero una vez que los junte hay nuevos caminos y nuevas rutas que ningún individuo había planeado con anticipación”.De esta forma, los chiplets no pueden ser diseñados y optimizados fácilmente, pero AMD, en el Simposio Internacional de Arquitectura de Ordenadores, presentó una posible solución al descubrir que los interbloqueos activos en interpositores activos básicamente desaparecen si se siguen unas pocas reglas simples cuando se diseñan redes en el chip. Estas reglas gobiernan donde se permite que los datos entren y salgan del chip y también restringen las direcciones a las que puede llegar cuando ingresa por primera vez al chip.
Sorprendentemente, siguiendo esas reglas puedes pretender que todo lo demás en el intercalador -todos los demás chiplets lógicos, la memoria, la propia red del intercalador, todo- sea solo un nodo en la red. Sabiendo eso, diferentes equipos de ingenieros pueden diseñar chips sin tener que preocuparse por cómo funcionan las redes en otros chiplets o incluso cómo funciona la red en el intercalador activo.
Ahora la cuestión es cuándo veremos este concepto hecho realidad, y todo indica que quedan muchos años por delante.
vía: Tecnonucleous
Saludos.
No hay comentarios :
Publicar un comentario
Por favor, escribe adecuadamente y se respetuoso. Gracias.